×
Traktatov.net » Справочное пособие по цифровой электронике » Читать онлайн
Страница 53 из 64 Настройки

Дополнительные детали: S1, S2 — миниатюрный однополюсный тумблер на два положения; SK1 — гнездо диаметром 2 мм (красное); SK2 — гнездо диаметром 2 мм (черное); 8-контактное гнездо для микросхемы; корпус типа Verobox с размерами 205x140x110 мм (номер детали 202-21033А); плата типа Veroboard с размерами 65x63 мм (24 полоски с 23 отверстиями), отрезается от детали с номером 801-21070Н; односторонние пистоны диаметром 1 мм (8 шт.); изолирующие стойки (4 шт.); крепеж (болты 4 шт., гайки 4 шт.); ручка; измерительный миллиамперметр с разрешающей способностью 1 мА; держатель для батареи РР3; зонды (2 шт.).

2.8. Звуковой логический индикатор

Звуковой логический индикатор позволяет пользователю прослушивать сигналы, действующие в микропроцессорной системе. Другими словами, он представляет собой альтернативу обычного логического пробника, который обеспечивает только визуальную индикацию логических состояний и, следовательно, не позволяет сделать обоснованного предположения о поведении импульсного сигнала в проверяемой линии.

Прослушивая сигналы в микропроцессорной системе, можно разобраться, что в ней происходит. С помощью звукового индикатора удается не только зафиксировать активность в конкретной линии, но и оценить частоту импульсов и наличие в сигнале периодичности. По звуку можно различать сигналы на отдельных линиях шины, синхронизации и разрешения микросхем. Каждому, кто еще сомневается в возможностях этого простого прибора, но регулярно занимается отладкой микропроцессорных систем, мы советуем собрать звуковой логический индикатор.

Описание схемы. Принцип действия звукового логического индикатора довольно прост. Высокочастотные сигналы, действующие в микропроцессорной системе, преобразуются в сигналы более низкой звуковой частоты с помощью двоичного делителя частоты. Выходные сигналы делителя формируются и подаются на обычный усилитель звуковой частоты.

Электрическая схема звукового логического индикатора показана на рис. П2.19.



Рис. П2.19.Принципиальная электрическая схема звукового логического индикатора.


Микросхема IC1 (КМОП-делитель) осуществляет деление частоты входных сигналов на 1024 (2>10). Цепочка R1, D1 и D2 защищает IC1 от чрезмерных входных напряжений (максимум ±50 В). Микросхема IC2 представляет собой усилитель звуковой частоты с фиксированным коэффициентом усиления. Частотная характеристика этого усилителя постоянна в диапазоне от нескольких герц до 20 кГц и больше.

Монтаж. Все компоненты индикатора монтируются на куске печатной платы (10 полосок с 37 отверстиями), который легко отрезать от стандартной платы Veroboard. Монтажная схема прибора приведена на рис. П2.20.



Рис. П2.20.Монтажная схема звукового логического индикатора.


Всего на плате нужно сделать 20 разрывов печатных проводников.

Рекомендуется следующая последовательность сборки: гнезда IС, выходные пистоны, перемычки, резисторы, диоды и конденсаторы. Динамик монтируется в верхней части корпуса пробника, для чего вырезается отверстие диаметром примерно 14 мм, а приклеивается динамик эпоксидной смолой. Затем подсоединяются провода питания с соблюдением правильной полярности, красный провод с зажимом типа «крокодил» подключается к источнику +5 В.